自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(18)
  • 资源 (19)
  • 收藏
  • 关注

原创 gige vision协议栈

大半年的成果—gige vision协议栈那么接下来是开源呢还是做商业IP目前已实现:1.Dhcp分配IP2.lla 分配IP3.静态force IP4.raw 8 流数据,其他图像格式未来实现5.gvcp控制协议全部实现6.ARP协议7 ICMP协议 支持ping相机未实现:1.IEEE1588时间同步2.chunk附加图像数据3.硬件action commond命令gige vision 千兆网工业相机协议栈成功实现接下来是将高级功能IEEE1588时间同步加上全源码开发

2022-10-10 02:49:40 2276 10

原创 zynq动态加载bit

zynq动态加载bit文章目录zynq动态加载bit前言一、petalinux编译流程第一步:创建工程第二步:拷贝hdf文件并且配置工程第三步:编译工程生成uboot与内核第四步:打包生成BOOT.bin文件第五步:启动linux动态加载bit文件第一步:修改platform-top.h文件未修改前修改后第二步:重新编译第三步:重新生成BOOT.BIN文件第四步:拷贝文件到sd卡启动系统使用uboot加载bit上电自动加载bit总结前言zynq作为一款集成arm与fpga的soc,在工业领域具有很大

2022-03-02 21:18:04 5800 5

原创 第二章数字电路时序分析---时序路径

数字电路时序分析第一章 数字电路时序分析—建立保持时间第二章 数字电路时序分析—时序路径文章目录数字电路时序分析时序路径1、上游芯片到FPGA路径2、FPGA内部路径3、FPGA到下游芯片路径delay的值从何处来时序路径时序路径是要进行时序分析的前提,想要进行时序分析,需要了解时序路径由那几部分组成![在这里插入图片描述](https://img-blog.csdnimg.cn/35eade03ee5c43a3931216fda31efafd.png?x-oss-proces

2022-01-09 16:02:18 2484

原创 第一章数字电路时序分析---建立保持时间

#时钟约束理论# 系列文章目录第一章 数字电路时序分析—建立保持时间文章目录周期约束理论建立/保持时间是什么为何会有建立和保持时间FPGA的建立与保持时间总结周期约束理论在数字电路设计中,有组合逻辑电路和时序逻辑电路,但是往往很大一部分都是时序电路,因此进行时序约束是数字电路的一个不可少的工作,才能保证数字电路在需要的性能范围内正常工作。首先来看什么是时序约束,泛泛来说,就是我们告诉软件(Vivado、ISE等)从哪个pin输入信号,输入信号要延迟多长时间,时钟周期是多少,让软件PAR

2022-01-09 15:16:34 995

原创 格雷码与二进制的转换 verilog实现加仿真

一、什么是格雷码格雷码,又叫循环二进制码或反射二进制码,格雷码是我们在工程中常会遇到的一种编码方式,它的基本的特点就是任意两个相邻的代码只有一位二进制数不同,这点在下面会详细讲解到。格雷码的基本特点就是任意两个相邻的代码只有一位二进制数不同,这点很重要。常用的二进制数与格雷码间的转换关系如下表:二、二进制格雷码与自然二进制码的互换verilog代码`timescale 1ns / 1nsmodule DecimaltoGray#(parameter width=5)(input wir

2021-03-16 11:13:20 1722

原创 XILINX 7系列配置4线SPI

在默认的FPGA中如果不配置SPI的线宽,速度等,默认是1线,速度也比较慢,因此我们需要配置一下。在xdc文件添加代码#4线spiset_property CFGBVS VCCO [current_design]set_property CONFIG_VOLTAGE 3.3 [current_design]#############SPI Configurate Setting###################set_property BITSTREAM.CONFIG.SPI_BUSWIDT

2020-12-03 11:21:49 3389

原创 VIvado设置多线程编译

1.开启多线程原因使用vivado进行fpga的开发,往往一次编译需要花费很长很长的时间,大工程可能需要1小时以上,开启更多线程进行开发可以缩短这一过程。2.获取当前线程的办法:在Tcl Console界面输入命令:get_param general.maxThreads。如图1,windows下默认设置为2。提示:VIVADO编译默认线程数如下:Windows——2线程(default)Linux——8线程(default)3.设置当前编译线程数的办法:在Tcl Console界面输入

2020-11-04 10:56:58 3547

原创 petalinux2019.2安装教程

1.软件安装版本ubuntu18petalinux2019.22.流程2.1软件准备petalinux2019.2xilinx官网下载 petalinux-v2019.2-final-installer.run2.2环境准备终端输入命令下载环境支持sudo apt-get updatesudo apt-get upgradesudo dpkg-reconfigure dash// 弹出框选择 Nosudo apt-get install tofrodos iproute2 ga

2020-11-02 16:50:59 1149 2

原创 openzynq开源项目

本人章鱼哥和一些小伙伴发起了openzynq项目openzynq采用zynq7010/7020 bga400引脚 4层电路板目前核心板已经接近完成,几乎已经测试后续开源ad工程,包括原理图和pcb文件核心板配置(1)16位ddr3,(2)ps pl复位按键各一个(3)qspi w25q64/128(4)sd卡座(5)ch340 串口转usb(6)jtag接口(7)usb 的专用io口引出来了(8)pl 50M有源晶振 ps 33.3M有源晶振(9)自动切换启动方式,插上sd卡为sd

2020-08-13 19:13:41 3365 4

原创 stm32h750/stm32h743原理图和pcb源文件

stm32在目前使用非常广泛,但是目前很多人都还停留在stmf1/f4仅仅只有72/128m主频阶段,stm32h743采用arm m7架构,高达400m主频的处理器,为我们的控制提供强有力的支持。stm32h7板子支持100脚的stm32h743和h750这两款芯片,板子io口全引出来。功能:sd卡接口,24pin的cmos摄像头接口,rtc时钟,qspi接口的w25q64,支持程序从外置spi芯片启动,解决stm32h750的内存flash小的问题。ad工程下载...

2020-07-25 22:05:34 10538 1

原创 xilinx下载器hs3

本文福利一下大家,xilinx的fpga的下载器一向的价格令人害怕,上百元,这里我介绍一款xilinx的下载器hs3ad工程ad工程里面包括原理图和pcb文件,大家可以修改与生产hs3量产工具量产工具用于烧录固件,烧录万就变成了了xilinx的下载器hs3了原理图pcb 3d模式大家也可以打开ad工程查看烧录器介绍打开烧录器的界面我们一次按照步骤来,也就是红色的步骤,先插入ft232h到电脑上,然后点击step1找到设备,然后点击step3选择hs3,然后点击step4进行编程,

2020-05-31 22:08:34 8329 7

原创 imx6ull野火btb开发版

自己画的野火的btb linux的开发版imx6ull

2020-03-26 20:17:42 504

原创 stm32hal库之外部中断巨坑导致程序卡死在中断函数

stm32hal库之外部中断巨坑,如果使用按键外部中断会导致频繁触发中断,从而不能退出中断,导致卡死void HAL_GPIO_EXTI_IRQHandler(uint16_t GPIO_Pin){ /* EXTI line interrupt detected */ if(__HAL_GPIO_EXTI_GET_IT(GPIO_Pin) != RESET) { __HAL_...

2020-03-03 10:29:56 5944 5

原创 zynq7010之EBAZ4205之helloworld

章鱼哥也想学zynq呀,zynq有arm a9双核的ps部分和和fpga的pl部分,突然发现zynq感觉是世界上最有技巧的一款芯片了,arm部分负责算法部分,pl部分可以用来增加外设,想想你的芯片支持好几个vga,hdmi,10几个串口,是不是很惊人。为什么要有EBAZ4205呢,大家咸鱼一下50块,淘宝一下zynq 1000块。真香废话不多说,我们这节课开始学习用arm部分的ps端通过串口输...

2019-12-01 20:34:31 12386 6

原创 zynq7010之EBAZ4205入门改造

第一章:改 SD 卡启动和改电源2、如果用 J4 的 6P 电源接口需要将背面的 D24 短接起来,或是焊接一个二极管就行,如下 图:或者把原来的二极管管取下来,然后焊接到上面,然后按照下面的飞线,这样就引出了12V 1路 3.3V 2路3、改 SD 卡启动,最简单的方法是将 R2577 短接起来,或者将 R2584 挪到 R2577 上,后面 要改成 nand 启动改回来就行了,如...

2019-12-01 16:13:32 11909 5

原创 openmv4修改好的原理图和pcb文件

openmv4修改好的原理图和pcb文件以及试验过的了,生产过pcb文件

2019-11-02 18:35:20 2238 2

原创 2018年全国大学生电子设计竞赛“TI杯”H题解析

2019年电子设计转眼已经过去了快一个月了,从四天三夜的奋斗到华南理工的测速,再到综合测评,再到上海同济大学的一番旅游,真是不容易啊,我想作为广东省为数不多的国家一等奖,我想和大家分享这一番经验,如有不认同的地方还请大家多多反映,谢谢大家。废话杂也不多说,直接上题目![在这里插入图片描述](https://img-blog.csdnimg.cn/20190920104607611.png?x-...

2019-11-02 18:27:10 2275 1

原创 openmv2官方原理图和修改好的原理图和pcb文件

这里写自定义目录标题欢迎使用Markdown编辑器新的改变功能快捷键合理的创建标题,有助于目录的生成如何改变文本的样式插入链接与图片如何插入一段漂亮的代码片生成一个适合你的列表创建一个表格设定内容居中、居左、居右SmartyPants创建一个自定义列表如何创建一个注脚注释也是必不可少的KaTeX数学公式新的甘特图功能,丰富你的文章UML 图表FLowchart流程图导出与导入导出导入欢迎使用Ma...

2019-04-27 20:44:32 1445

USB3_Vison_Specification u3v vision中文协议手册,翻译的,如有错误以英文为准

USB3_Vison_Specification u3v vision中文协议手册,翻译的,如有错误以英文为准 u3v是做工业相机的标准协议,海康大华都有

2022-06-18

USB3_vision英文协议手册

USB3_vision英文协议手册,做usb工业相机的标准协议

2022-06-18

openzynq.rar

openzynq采用xilinx公司的zynq7010/7020芯片,本项目采用4层电路设计,带一片16位ddr3内存,把大部分io口引出来了

2020-08-14

stm32h7_pcb.zip

stm32h7板子支持100脚的stm32h743和h750这两款芯片,板子io口全引出来。 功能:sd卡接口,24pin的cmos摄像头接口,rtc时钟,qspi接口的w25q64,支持程序从外置spi芯片启动,解决stm32h750的内存flash小的问题。

2020-07-25

xilinx下载器hs3的量产工具

xilinx的下载器hs3,这是量产工具,可用于把ft232h模块变成xilinx的下载器,高速度,高达30MB,比淘宝上的160多的下载器好多了

2020-05-31

xilinx下载器hs3可用于fpga或者zynq 7000 或者mpsoc系列

xilinx的下载器hs3,高速30MB,比淘宝上的150多的下载器好用多少,hs3下载器原装要好几百

2020-05-31

fpga_vga.zip

zynq7010的ebaz4205的vga历程

2020-03-26

PCB_Project.zip

以野火btb核心板画的pcb底板,ad工程,包括原理图pcb

2020-03-26

ZYNQ 矿板EBAZ4205的例子helloworld

ZYNQ 矿板EBAZ4205的例子helloworld,包括vavado工程和sdk的软件输出helloworld

2019-12-01

zynq 旷板EBAZ4205 emio_led

zynq7010之EBAZ4205旷板工程,通过emio控制led点亮

2019-12-01

zynq 旷板EBAZ4205 axi_led

zynq7010之EBAZ4205旷板工程,通过axi控制led点亮

2019-12-01

ZYNQ 矿板EBAZ4205的例helloworld

zynq7010之EBAZ4205旷板资料,vavado工程 配置好网口和串口,sd卡启动,并且通过sdk通过串口裸机输出hello

2019-12-01

zynq7010 ebaz4205

zynq7010之EBAZ4205旷板资料,vavado工程 配置好网口和串口,sd卡启动

2019-12-01

zynq7010资料.7z

zynq7010之EBAZ4205旷板资料,有pcb原理图和linux的uboot 驱动 设备锁,内核

2019-12-01

ebitschpcb.rar

zynq7010旷板EBAZ4205原理图和pcb文件

2019-12-01

opemv4-0v7725.rar

openmv4最新修改过好的pcb文件和原理图,已经生产了,打样10片全可以,采用ov7725bga芯片,openmv4最新修改过好的pcb文件和原理图,已经生产了,打样10片全可以,采用ov7725bga芯片,机器视觉,python

2019-11-02

openmv v3.rar

openmv3修改好的原理图和pcb文件openmv

2019-11-02

openmv2官方原理图和pcb文件

openmv2官方原理图和pcb文件,eagle的,可以导出为ad的

2019-04-27

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除