自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(3)
  • 资源 (3)
  • 收藏
  • 关注

原创 JESD204B协议中参数F和K的理解

FPGA/JESD204B/F/K

2024-04-05 09:41:18 323 1

原创 关于IDELAYE3不能延迟时钟的问题

本来在V7板子上,通过idelaye2+iserdese2组合实现了DCO自动移位功能,但是公司用了KU+的FPGA,没有idelaye2,而是idelay3,此时发现idelaye3+iserdese3组合不能延时时钟,原因IDELAYE3无法直接布线到全局时钟缓存,见手册《UG472》和《DS183》,很多资料也写了idelaye3不能延时时钟。这种方案,布线通过了,仿真也没有问题,但是实际上板子调试时,发现idelaye3并没有生效,不管idelaye3怎么移,iserdese3输出一直是FF。

2024-02-04 16:13:33 420 3

原创 方法总结【 [Labtools 27-3428] Ila core [hw_ila_1] clock has stopped. Unable to arm ILA core.】

[已解决] ila core stop的问题

2023-08-17 17:02:58 4034 4

JESD204B协议和确定性延迟.pdf

结合JESD204B手册和各类资料总结的,纯原创。 以自问自答的方式学习解释JESD204B协议内容和应用开发,还有jesd204 IP核的使用方法。

2020-02-08

亚稳态和跨时钟域的学习总结.pdf

首先,这是根据各个手册和资料,收集总结的内容,包含了FPGA工程师最基本的时序概念,亚稳态的相关知识,跨时钟域,格雷码 其次,通过公式MTBF分析亚稳态,重要内容有代码 然后,介绍同步电路,跨时钟域的4种方法,打两拍,FIFO,握手,标志位 最后,介绍使用中,需要注意的条件 提示:关于跨时钟域的4种方法,实际项目中很常见

2020-01-05

Verilog语言实现CRC校验

功能:输入多个8bit数据,输出16bitCRC值,用的多项式是CRC8005,通过修改例程中的某字节(程序中有注明),可以实现CRC1021

2019-05-04

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除