自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(2)
  • 资源 (10)
  • 收藏
  • 关注

原创 基于FPGA设计的MIPS指令集CPU

基于FPGA设计的MIPS指令集CPUMars仿真结果,Mars断点Modelsim仿真结果,Modelsim断点,r是寄存器数据,dmem是内存数据仿真testbench代码和汇编测试代码在最后测试testbench汇编代码以及注释最后放了汇编代码的16进制文件汇编代码的16进制文件

2023-03-21 18:01:26 320

原创 基于FPGA的sobel算法仿真验证

基于FPGA的sobel算法仿真验证,利用modelsim验证算法,简单的matlab生成数据和还原数据,最终生成图片对比结果,符合预期要求

2020-08-12 17:28:55 1125

基于FPGA的抢答器,人数任意设置,倒计时,抢答编号显示和蜂鸣器指示,含中文注释

基于FPGA的抢答器,VHDL语言设计。 人数任意设置,倒计时任意设置,分频系数任意设置。 数码管显示抢答编号。 蜂鸣器提示。 代码含中文注释。

2020-09-24

sobel2_rom_vrlV0.2.rar

基于FPGA的sobel算法仿真验证,利用matlab和modelsim验证算法正确性,含有基础文档,附设计流程https://blog.csdn.net/u012560933/article/details/107962556

2020-08-12

计算器,支持26位数据长度 输入

计算器支持加减乘除开根号(其他功能可以自由扩展)。 利用状态机设计,可以根据设计要求,自由剪裁代码,只要在原始模板中,加入需要计算的公式,即可。

2019-03-09

简易FIR设计,流水线简化版本

简易FIR设计 特点:节约资源,只用了一个乘法器实现 方法原理:利用计数器控制RAM数据 附加文件:系数归一化,当然也可以利用matlab实现归一化

2019-03-03

基于FPGA/CPLD的简易计算器

基于FPGA/CPLD的简易计算器具备以下几个功能 1.16位长度输入操作数 2.具备加、减、乘、除操作 3.具备清除操作

2019-02-24

基于FGPA的4位计数器

基于FGPA的4位计数器,可以自由设置位数,实现任意位数的计数器。具有以下功能: 1.方向可以设置,正向计数和方向计数 2.模值可以设置 3.计数频率可以调整

2019-02-23

8位无符号除法——FPGA(提供modelsim仿真)

无符号除法器的整体设计思路是,通过被除数移位后的结果与除数做减法运算实现的除法过程,具体设计思路是对于输入八位无符号被除数divisor1,先对八位divisor1进行转换为十六位的divisor1_tmp,高八位补零,第八位是divisor1。通过计数器控制实现,每个时钟上升沿左移1位divisor1_tmp,低位补零。如果divisor1_tmp高八位大于除数divisor2,相减后,divisor1_tmp整体左移1位,divisor1_tmp的第二位置1;如果不大于divisor2,直接左移1位,经过8个时钟后,输出八位的商和余数。

2018-12-26

模拟微波炉控制器

基于VHDL语言的微波炉控制器, 已在开发板上验证, 自己下载需要修改引脚。

2018-12-19

基于verilog的AMI编程协议

基于verilog的AMI协议,含modelsim仿真。 输入八位数据,输出AMI协议数据

2018-12-19

LPC1343 定时器32位

keil环境下 开发LPC1343,PROTEUS8 仿真定时器。

2013-10-24

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除