自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(0)
  • 资源 (4)
  • 收藏
  • 关注

空空如也

DSP 1553B总线 F2812 开发板 BU61580开发系统

1553B-F2812开发系统是本公司最新推出的嵌入式1553B总线开发系统系列产品的中又一力作。1553B-F2812开发系统由F2812平台系统以及1553B总线子系统构成。1553B总线协议部分采用美国DDC公司的1553B总线通讯引擎BU61580S3,控制、管理BU61580S3的CPU采用TI公司经典的数字信号处理芯片TMS320F2812,BU61580S3与TMS320F2812二者强强联合共同构成了1553B-F2812开发系统。开发者基于此系统不但可以开展1553B总线协议、1553B总线BC\RT模式控制等方面的学习,而且还可以开展DSP(F2812)处理器方面的系统化的学习过程。此套系统所具有的硬件资源以及软件资源相当丰富,提供了包括1553B总线BC模式、RT模式等20多个实验项目,提供了完整的硬件系统原理图、软件实验代码和常用的外围端口资源,同时开发系统的硬件构成解析以及软件代码讲解都非常详尽,这样使得初学者、初步开发者能够很快的掌握如此复杂、如此深奥的1553B总线以及F2812等方面的相关知识。 同时1553B-F2812开发系统完全可以作为公司、高校以及各大研究院所的研究和教学工具。另外1553B-F2812开发系统在硬件设计方面充分考虑了EMC、EMI以及散热等因素,最大限度的引出了系统的所有端口资源,用户可以直接作为一个功能模块内嵌到用户的目标产品中,因此可以大大缩短用户的1553B总线系统的开发周期。

2014-09-26

嵌入式1553B总线开发板选型手册

嵌入式1553B总线开发板选型指导,包括8位机8051,16位机DSP F2812,32位机NIOS II(Altera FPGA)以及定制CPU的1553B总线的开发板,学习系统,将开发系统。

2014-09-26

基于SOPC的1553B开发板手册

本开发板以1553B 总线通讯控制器BU61580S3/BU61581S3 为核心,提供了一 路双通道MIL-STD-1553B 总线接口,一路UART 接口等,核心控制器件为Atera FPGA,提供一个灵活的控制与设计开发平台,主控CPU 为FPGA 内嵌NIOSII 32bit CPU,自定义控制接口。本开发板同时也提供了一个学习SOPC 的开放式平台。并 配有学习1553B 总线协议的开发例程,基于C 语言实现。可变的外部编程的RT 地址。1553B 模块可以配置实现BC,RT,MT 功 能。变压器耦合和直接耦合两种耦 合方式可选。

2013-07-29

基于8051/89C52单片机 1553B开发板 学习板手册

本公司继1553B开发板(基于SOPC平台 NIOS II)产品之后,又推 出一款全新的基于8Bit机的1553B开发学习板产品。本开发学习板以 1553B 总线通讯控制器BU61580S3/BU61581S3 以及8 bit MCU AT80C52 为核心,提供了1553B总线系统全新的学习、开发与设计平台。此平台 提供一路双通道MIL-STD-1553B 总线接口、一路UART 接口、通用的用 户接口、外部宽展ROM以及外部扩展了SRAM等资源。核心控制器件为 AT80C52主控MCU,与1553B协议芯片采取8 bit 缓冲模式连接设计。 本开发学习板同时也提供了一个学习AT80C52的开放式学习平台。 并配有学习1553B 总线协议的开发例程,基于C 语言实现。可变的外部 编程的RT地址。1553B 模块可以配置实现BC、RT以及MT 功 能。变压器 耦合和直接耦合两种耦合方式可选。

2013-07-29

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除