自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+

simpldz的博客

不知不觉研究生过了快三分之二,却感觉一直在混日子,开这个博客,希望能振作起来

  • 博客(12)
  • 收藏
  • 关注

转载 SCI SCIE区别

SCI是世界三大检索系统(EI、SCI、ISTP)之一,是判断高等院校、科研机构及科技人员学术水平的依据,在国际学术界占有重要地位。近年检索工具(系统)发生了很大变化。不少人对SCI与SCIE的区别比较困惑。粗略解答。   首先那是历史产物。2002年SCI收录“全世界出版的各学科核心期刊”约3500种;SCI Expand收录全球5600多种“权威性科学与技术期刊”,比核心板或者说SCI光盘

2017-04-10 12:33:27 1304

原创 关于“从第一字符串中删除第二个字符串中所有的字符”方法学习

字符串

2016-10-31 21:13:23 5134 1

转载 PCB走线角度选择 — PCB Layout 跳坑指南

现在但凡打开SoC原厂的PCB Layout Guide,都会提及到高速信号的走线的拐角角度问题,都会说高速信号不要以直角走线,要以45度角走线,并且会说走圆弧会比45度拐角更好。狮屎是不是这样?PCB走线角度该怎样设置,是走45度好还是走圆弧好?90度直角走线到底行不行?这是老wu经常看见广大 PCB Layout 拉线菌热议的话题。大家开始纠结于pcb走线的拐角角度,也就是近十

2016-06-12 23:21:21 4659 1

转载 0欧姆电阻、磁珠及电感的作用

一、0欧姆电阻电路设计中常见到0欧的电阻,大家往往会很迷惑:既然是0欧的电阻,那就是导线,为何要装上它呢?还有这样的电阻市场上有卖吗?其实0欧的电阻还是蛮有用的。大概有以下几个功能,其最重要且经常用的功能是:重点介绍:模拟地和数字地单点接地只要是地,最终都要接到一起,然后入大地。如果不接在一起就是“浮地”,存在压差,容易积累电荷,造成静电。地是参考0电位,所有电压都是参考地

2016-06-10 15:35:02 724

原创 FPGA功耗估计(二)

针对于Altera的Cyclone III ,做出了静态功耗。对于Altera,其提供了一个功耗早期估计工具。可以在官网上下到。首先需要将宏设置为安全,在excel选型中选择文件-》 之后便可看到根据相应的选择(红框部分),可以查看静态功耗。对于部分已经设计好的逻辑,还可以通过导入QII File的方式进行计算,这种方式可以计算部分的动态功耗。QII Fil

2016-06-08 15:46:09 7124 1

原创 FPGA功耗估计(一)

在一个设计开始前,做原理图的时候,怎么确定FPGA的电源管理芯片应该选择什么型号呢?这就要看FPGA的功耗了,因为FPGA是可编程芯片,它的功耗和被使用的资源大小有关,例如你不能说3C120的功耗是多少多少,你只能说你的设计需要怎样的功耗。因此在原理图设计时有必要对功耗进行估计,以便于能够选择适合的型号的电源芯片。1、功耗分析

2016-05-27 23:03:02 7435 1

原创 特殊二极管的学习

近来,温习了一下模电,因此在博客中做一个总结,希望能通过这种方式能学得更扎实。常用二极管:普通二极管发光二极管齐纳二极管肖特基二极管变容二极管1、齐纳二极管齐纳二极管即稳压二极管,工作在反向击穿区;常见如LM336,;主要用在信号处理中限伏电路以及稳压电路中;稳压管理想状态时rz为0,即vz不变,但实际上是有偏移的,因此实际应用中,如果需要一

2016-05-24 00:29:40 864

转载 信号完整性问题最小化的100条通用设计原则

具有40年研究经验的国际大师Eric Bogatin给出的:100条使信号完整性问题最小化的通用No.1 网络信号质量问题最小化策略---保持信号在整个路径中感受到的瞬态阻抗不变。设计原则:1. 使用可控之阻抗布线。2. 理想情况下,所有的信号应使用低电平平面作为参考平面。3. 若使用不同的电压平面作为信号的参考平面,则这些平面之间必须是紧耦合。为此

2016-05-17 16:00:15 874

转载 Cyclone器件全局时钟尽在掌控

http://bbs.ednchina.com/BLOG_ARTICLE_211992.HTM         首先感谢wind330兄的《掌控全局时钟网络资源》一文对于我的帮助。本文结合cyclone器件(因为特权最近正在使用这个系列的器件)对FPGA的时钟资源进行一些探讨,或者说是特权同学的一点认识和大家分享一下,有不对的欢迎指正。         翻开cyclone-hand

2016-05-13 20:19:41 1795

转载 基于FPGA的高速PCB板设计

原贴:http://bbs.ednchina.com/BLOG_ARTICLE_211733.HTM高速PCB板设计          由于I/O的信号的快速切换会导致噪声产生、信号反射、串扰、地反弹,所以设计时必须注意:1.       电源渗透并平坦分布到所有器件中以减少噪声;2.       为信号(包括时钟和差分信号)使用建议的布线技巧;3.

2016-05-13 17:08:51 5996

转载 频谱泄露

fft在分析频谱分析的时候,会有下面四个方面的误差:(1)频谱混叠: 奈奎斯特定理已被众所周知了,所以几乎所有人的都知道为了不让频谱混叠,理论上采样频谱大于等于信号的最高频率。那和时域上联系起来的关系是什么呢?采样周期的倒数是频谱分辨率,最高频率的倒数是采样周期。设定采样点数为N,采样频率fs,最高频率fh,故频谱分辨率f=fs/N,而fs>=2fh,所以可以看出最高频率与

2016-05-10 14:13:52 19769

转载 Altera和Xilinx的参考设计资源

Altera的设计范例:http://www.altera.com.cn/support/examples/exm-index.htmlAltera的参考设计:http://www.altera.com.cn/support/refdesigns/ref-index.jspAltera的白皮书:http://www.altera.com.cn/literature/lit-

2016-04-06 20:18:08 1706

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除