- 博客(1)
- 资源 (1)
- 收藏
- 关注
原创 笔记:Cadence OrCAD 中元件标号出现下划线如何解决?
笔记:Cadence OrCAD 中元件标号出现下划线如何解决?1、问题描述:2、如何去掉下划线?1、问题描述:在使用OrCAD Capture16.6进行原理图设计时,放置元器件后,后期修改元件标号,在元件标号下面会出现了下划线如图下所示:这是因为你更改了元件编号,cadence识别到你进行了这一操作后,会自动加下划线,用于提示你更改过元件编号。2、如何去掉下划线?(1)选中元件 ,右键选择User Assigned Reference —> Unset,如图下所示:(2)Unset
2020-06-20 15:52:21 3879 1
基于fpga的38译码器的设计
译码器设计
一、实验目的:
1、通过3-8译码器的设计,让学生掌握组合逻辑电路的设计方法。
2、掌握组合逻辑电路的静态测试方法。
3、初步了解可编程器件设计的全过程。
二、实验要求:
1、采用原理图输入设计。
2、采用quartusii自带仿真工具进行波形仿真。
3、连线并下载程序到实验平台,进行硬件验证。
三、实验原理:
3-8译码器工作原理如下:
当一个选通端(G1) 为高电平,另两个选通端((G2A)和/(G2B) 为低电平时,可将地址端(A、B、C)的二进制编码在一个对应的输出端以低电平译出。
3-8译码器的作用:
利用G1、 /(G2A)和/(G2B)可级联扩展成24线译码器;若外接-一个 反相器还可级联扩展成32线译码器。若将选通端中的一个作为数据输入端时,74LS138 还可作数据分配器。
四、实验过程及结果
1.根据译码器的原理,设计原理图,在quartus ii中画出原理图;
2.对原理图进行编译;
3.利用quartusii 自带的仿真软件进行仿真;
2019-04-25
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人