- 博客(1)
- 资源 (1)
- 收藏
- 关注
原创 基于FPGA的PCIE高效率DMA传输实现
基于FPGA的PCIE高效率DMA传输实现在FPGA gen3中实现了x4 25Gb/s,x8 50Gb/s的dma控制器,同时也支持寄存器读写。DMA过程简介CPU向FPGA传送数据DMA过程如下:1、驱动程序向操作系统申请一片物理连续的内存;2、主机向该地址写入数据;3、主机将这个内存的起始物理地址及Size告诉FPGA;4、FPGA向主机发起读TLP请求—连续发出多个读请求;5、主机向FPGA返回CPLD包—连续返回多个CPLD;6、FPGA取出CPLD包中的有效数据;7、FPGA
2021-05-05 14:04:34 2963
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人