自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(1)
  • 资源 (6)
  • 收藏
  • 关注

原创 USB_SlaveFIFO开发记录(CY7C68013A)

基于Cypress公司USB2.0芯片CY7C68013A的速传接口开发(供开发人员参考)配置模式:SLAVE-FIFO开发环境搭建:安装 cy3681_ez_usb_fx2_development_kit_15开发包,或者cy3684_ez_usb_fx2lp_development_kit_15开发包一、硬件电路关键注意点:1. CY7C68013A芯片的P

2017-12-05 22:06:37 2414

基于FPGA实现串口通信的Verilog开发

工程是基于Libero开发平台上实现的Verilog串口收发通信功能,可移植性高

2019-10-21

基于FPGA开发的CY7C68013A接口代码Verilog

代码是基于Libero开发平台,A3P1000芯片开发的USB2.0接口Verilog代码,外部硬件芯片使用的是CY7C68013A,代码测试可用。

2019-10-21

基于VS2010的MFC开发的串口助手带绘图功能

基于VS2010的MFC开发的串口助手,带有teechat绘图功能,将串口接收到的数据进行绘图。

2019-10-21

ATK-S1216 GPS+北斗定位模块.zip

基于STM32的GPS+北斗定位模块的开发技术文档与例程,以及各模块的芯片手册!

2019-10-21

USB_SlaveFIFO开发记录

基于USB2.0芯片CY7C68013A与FPGA的SLAVE FIFO 模式开发过程记录,以及关键位置和注意事项

2018-03-14

大金中央空调调试参数

2016-07-14

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除