自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(2)
  • 收藏
  • 关注

原创 Xilinx XSCT 调试jtag-uart , jtagterminal

Xilinx XSCT 调试jtag-uartXSCT介绍XSCT 是xilinx software command-line tool 的简称 , 具体请参照UG1208; Jtag-uart 是比较偏门的一个应用,就是在没有外接uart的情况下,通过jtag口来获取处理器的stdio数据,实现jtag-uart的交互;实验环境介绍开发工具版本Vivado 2019.2 , vitis2019.2开发硬件平台:zcu106开发流程 在vivado中打开一个zcu106 mpso.

2020-09-05 12:09:39 5917

原创 FPGA 设计采用pipelining的方式提升设计通量

Pipelining 知识总结采用pipelining的方式可以提高设计的通量;Pipelining的定义: 在数据通路中插入触发器被称作流水作业;减少触发器间的组合逻辑LUTs可以有效的提升电路的性能表现;以下面的例子为例:在两个组合逻辑中间插入触发器可以使逻辑的最高运行时钟提升接近一倍;引入pipelining需要考量的点:触发器资源是否充足; 触发器间是否有多层组合逻辑?如果两个触发器间只有一层组合逻辑,增加pipelining不能提升电路性能; 参考impl...

2020-07-17 12:55:49 770

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除