- 博客(1)
- 资源 (3)
- 收藏
- 关注
FPGA内全数字延时锁相环的设计.pdf
现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片.现在,FPGA已广泛地应用于通信,消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下. 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素.目前,为了消除FPGA芯片内的时钟延迟,减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其各自又分为数字设计和模拟设计.虽然用模拟的方法实现的DLL所占用的芯片面积更小,输出时钟的精度更高,
2020-08-22
深入浅出强化学习:原理入门(郭宪、方勇纯 编著)含代码
书+代码 从零起步掌握强化学习技术精髓,称霸人工智能领域!《深入浅出强化学习:原理入门》针对初学者的需求,直接分析原理,并辅以编程实践。以解决问题的思路,层层剖析,单刀直入地普及了传统的强化学习基本方法和当前炙手可热的深度强化学习方法,直接将读者带入强化学习的殿堂。精读完本书,您能在熟练掌握原理的基础上,直接上手编程实践。本书的叙述方式简洁、直接、清晰,值得精读
2019-01-06
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人