- 博客(0)
- 资源 (10)
- 收藏
- 关注
Ian Moir, Allan Seabridge, Malcolm Jukes - Civil Avionics System
Ian Moir, Allan Seabridge, Malcolm Jukes - Civil Avionics Systems-John Wiley & Sons (2013)
2022-12-30
SAE ARP5412B Aircraft Lightning Environment and Related Test Wav
SAE ARP5412B Aircraft Lightning Environment and Related Test Waveforms
2022-12-29
RK3399Pro引脚分布.xlsx
自己制作的RK3399PRO引脚分布,可以直接用于创建Orcad元件库,包括I/O Type,Pin Visiblity,shape,position以及section等。
2020-03-16
Deep Learning and the processor chips-A Primer.pdf
介绍了行业现状,机器学习与深度学习的基础和区别,软件框架,市场发展,AI芯片等,相当于一个调研,但是内容比较详实,感兴趣的可以了解一下
2020-01-20
年会抽奖程序----滚动图片
我也是参考别人的程序写的,参考链接如下:http://blog.csdn.net/a1069962325/article/details/54379424 ,实现的是滚动名字。我改成了滚动图片。
2018-02-01
Visual_Assist_X_10.9_build_2248,适用VS2010,VS2013,VS2015等
大大有名的VS助手, 应该是比较新的版本,有些动则十几个资源分,故分享一个,好像不能免费下载,只能设置为2分了。
2018-01-29
基于VHDL的数字时钟设计
VHDL是一种标准的硬件描述语言,该语言可以描述硬件电路的功能、信号连接关系及定时关系,是当今电子设计自动化(EDA)的核心技术.本文通过简易电子表的设计实例,详细介绍了利用VHDL设计电路的流程和方法.
2009-05-30
基于EDA技术的多功能数字时钟的ASIC设计
采用EDA技术设计了一个在FPGA芯片上实现的数字时钟,它可以显示年、月、日、时、分、秒、星期,并且可以设定闹钟和整点报时.数字时钟的输入设备是一个4×4的编码键盘,输出设备是用于显示的15个七段数码管、若干LED指示灯及蜂鸣器,数字时钟的内部功能模块可以分为三个部分:综合计时电路、显示控制电路、调整控制电路.其中综合计时电路用于完成各种计时功能,显示控制电路用于完成计时结果的显示,调整控制电路用于调整计时系统的有关参数.
2009-05-30
基于VHDL的数字时钟的设计
随着EDA技术的发展和应用领域的扩大与深入,EDA技术在电子信息、通信、自动控制及计算机应用领域的重要性日益突出.EDA技术就是依赖功能强大的计算机,在EDA工具软件平台上,对以硬件描述语言VHDL为系统逻辑描述手段完成的设计文件,自动地完成逻辑优化和仿真测试,直至实现既定的电子线路系统功能.本文介绍了基于VHDL硬件描述语言设计的多功能数字时钟的思路和技巧.在QuartusⅡ开发环境中编译和仿真了所设计的程序,并逐一调试验证程序的运行状况.仿真和验证的结果表明,该设计方法切实可行,该数字时钟具有一定的实际应用性.
2009-05-30
基于VHDL的世界时钟的设计与实现
随着科技的迅猛发展,EDA技术越来越受到社会的重视,在电子产品上占有比重越来越大,成为电子产业发展的一个重要方向.从EDA发展出发,本文从一个简单的应用实例来说明其应用,基于VHDL语言设计了一个世界时钟系统,实现了时,分,秒的标准计时,调节及时区选择等功能.
2009-05-30
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人