自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(14)
  • 资源 (2)
  • 收藏
  • 关注

原创 OpenSBI简介-4

OpenSBI简介-4

2023-03-17 14:40:13 964 1

原创 kernel是如何调用sbi里面的函数

kernel是如何调用sbi里面的函数

2023-03-17 14:39:20 466

原创 OpenSBI简介-3

OpenSBI简介-3

2023-03-17 14:39:07 713

原创 OpenSBI简介-2

OpenSBI简介-2

2023-03-17 14:37:27 539

原创 OpenSBI 简介-1

OpenSBI简介

2023-03-17 14:33:33 2696

原创 bootm调用流程

bootm调用流程

2023-03-16 13:28:33 260

原创 U-boot 启动流程分析 5

U-boot 启动流程分析

2023-03-15 16:45:52 207

原创 U-boot 启动流程分析 4

U-boot启动流程分析,board_init_r介绍

2023-03-15 13:47:06 196

原创 U-boot 启动流程分析 3

U-boot初始化流程,board_init_f讲解

2023-03-15 13:40:56 252

原创 U-boot 启动流程分析 2

U-boot启动分析 2

2023-03-15 11:16:49 442

原创 U-boot 启动流程分析 1

uboot的启动流程

2023-03-15 10:37:41 282

原创 x86 pci bus 初始化流程

X86上pcie的初始化枚举流程,基于kernel 5.2.9分析 `只是一个看代码笔记,仅供参考`pcie的代码在kernel里面大致分两部分初始化的:一部分和cpu的框架密切相关,使用arch_initcall初始化,x86的初始化代码位于init.c arch\x86\pci,arch_initcall(pci_arch_init); 主要是检测pci type, 设置全局的config 空间read/write函数。另一部分是pcie subsyste

2020-12-01 13:25:34 1641

原创 pcie SRIOV linux 调用流程

背景当前的I/O虚拟化技术有其优点和缺点。没有一个是基于任何行业标准的。业界认识到可替代架构的问题,并正在开发可共享的新设备。这些设备复制每个VM所需的资源,以便直接连接到I/O设备,这样就可以在不涉及VMM的情况下进行数据移动。本机共享设备通常为它们公开的每个接口提供惟一的内存空间、工作队列、中断和命令处理,同时利用主机接口背后的公共共享资源。这些共享资源仍然需要进行管理,通常将一组管理寄存器公开给VMM中的可信分区。见图1。 Figure 1. Natively and S

2020-12-01 13:24:19 3140

转载 PCIE扫描过程

本文转载自 https://blog.csdn.net/Best_Ccc/article/details/78903642 1. PCIE扫描过程从按下PC的电源按钮开始,BIOS就接管系统控制权开始工作,它会先进行一些内存和设备的初始化工作(当然,也包括PCI设备),由于商业上的原因,Phoenix等厂商的BIOS代码需要授权协议,...

2020-07-03 16:47:35 1163

Keil+uVision4+中文教程(文档)

Keil公司开发的ARM开发工具MDK(Microcontroller Development Kit),是 用来开发基于ARM核的系列微控制器的嵌入式应用程序。它适合不同层次的开 发者使用,包括专业的应用程序开发工程师和嵌入式软件开发的入门者。MDK 包含了工业标准的Keil C编译器、宏汇编器、调试器、实时内核等组件,支持所 有基于ARM的设备,能帮助工程师按照计划完成项目

2020-12-01

Generic Interrupt Controller 2.0

The Generic Interrupt Controller (GIC) architecture defines: • the architectural requirements for handling all interrupt sources for any processor connected to a GIC • a common interrupt controller programming interface applicable to uniprocessor or multiprocessor systems.

2020-12-01

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除