自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+

zhujun的博客

有一种落差是,你配不上自己的野心,也辜负了所受的苦难

  • 博客(4)
  • 问答 (1)
  • 收藏
  • 关注

原创 S3C2440存储控制器知识总结

1.S3C2440引出27个地址线和32个数据线。因为每个Bank的地址空间为128M,所以在Bank确定之后,只需要27个地址线就能寻址到128M地址空间。因此CPU引出27个地址线和32个数据线。2.除了这27根地址线,S3C2440A还对外引出了8根片选信号线,这样组合起来就能达到1G的物理寻址空间,即0x00000000~0x3FFFFFFF3.由于S3C2440是32位芯片,理论上讲可以...

2018-05-12 21:53:49 668

原创 S3C2440 UART原理

1. UART使用标准的TTL/CMOS电平2. 为了增强数据的抗干扰能力、提高传输长度,通常将TTL/CMOS逻辑电平转换为RS-232电平    S3C2440A 的通用异步收发器(UART)配有 3 个独立异步串行 I/O(SIO)端口,每个都可以是基于中断或基于 DMA 模式的操作。换句话说,UART 可以通过产生中断或 DMA 请求来进行 CPU 和 UART 之间的数据传输。UART ...

2018-05-11 21:10:35 687

原创 S3C2440 ARM芯片时钟体系

    S3C2440A 中的时钟控制逻辑可以产生必须的时钟信号,包括 CPU 的 FCLK,AHB 总线外设的 HCLK 以及APB 总线外设的 PCLK。S3C2440A 包含两个锁相环(PLL):一个提供给 FCLK、HCLK 和 PCLK,另一个专用于USB 模块(48MHz)。     图 7-1 显示了时钟结构的方框图。主时钟源来自一个外部晶振(XTIpll)或外部时钟(EXTCLK)...

2018-05-11 20:46:47 375

原创 S3C2440 GPIO控制器

    GPIO 全称General Purpose Input Output(通用的输入/输出),通俗的说就是一些引脚可以通过它们输出高/低电平,或者通过引脚读取状态(获得的是高电平还是低电平)。    对于输入,通过读取某个寄存器来确定引脚的电平是高还是低;对于输出,通过写入某个寄存器来让引脚输出高电平或是低电平;对于其他特殊功能,则有另外的寄存器控制它。    S3C2440 : GPxCO...

2018-05-11 17:40:18 1208

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除