- 博客(0)
- 资源 (12)
- 收藏
- 关注
多种单片机复位电路图.docx
复位电路的基本功能是:系统上电时提供复位信号,直至系统电源稳定后,撤销复位信号。为可靠起见,电源稳定后还要经一定的延时才撤销复位信号,以防电源开关或电源插头分-合过程中引起的抖动而影响复位。图1所示的RC复位电路可以实现上述基本功能,图3为其输入-输出特性。但解决不了电源毛刺(A点)和电源缓慢下降(电池电压不足)等问题 而且调整 RC 常数改变延时会令驱动能力变差。左边的电路为高电平复位有效 右边为低电平Sm为手动复位开关 Ch可避免高频谐波对电路的干扰
2020-02-15
QPSK解释.pdf
正交相移调制
如果对上述 PSK 概念进一步延伸,可推测调制的相位数目不仅限于两个,载波应该
能够承载任意数目的相位信息,而且如果对接收信号乘以同频正弦波就可解调出相移信
息,而它是与频率无关的直流电平信号。正交相移调制(QPSK)正是基于该原理。利用
QPSK,载波可以承载四种不同的相移,分别代表四个不同的二进制代码数据。初看这似
乎毫无意义,但现在这种调制方式却使同一载波能传送 4 比特的信息而非原来的 2 比特,
从而使载波的频带利用率提高了一倍。
2020-02-15
POE技术解析.doc
POE (Power Over Ethernet)指的是在现有的以太网Cat.5布线基础架构不作做何改动的情况下,在为一些基于IP的终端(如IP电话机、无线局域网接入点AP、网络摄像机等)传输数据信号的同时,还能为此类设备提供直流供电的技术。POE技术能在确保现有结构化布线安全的同时保证现有网络的正常运作,最大限度地降低成本。
2020-02-15
XILINX SPARTAN-6 元件库 ALTIUM lib
XILINX SPARTAN-6 元件库 ALTIUM lib,里面只有LX系列的所有元件,没有LXT,但是有75那个系列的,很全哦,懂的下
2018-01-05
针对DDR2-800和DDR3的PCB信号完整性设计
本文章主要涉及到对 DDR2 和 DDR3 在设计印制线路板(PCB)时,考虑信号完整性和电源完整性的设计事项,这些
是具有相当大的挑战性的。文章重点是讨论在尽可能少的 PCB 层数,特别是 4 层板的情况下的相关技术,其中一些设
计方法在以前已经成熟的使用过
2017-09-19
DDR_DDR2接口的FIFO设计
本文首先介绍了选题背景、国内外研究现状和论文的主要工作,接着对DDR
SDRAM存储设备的原理和发展过程进行简介,并介绍了DDR SDRAM的接口时
序,分析了其在系统中的位置、功能和作用,在此基础上提出了设计方案规划。
之后着重叙述了基于Stratix.II GX系列FPGA的DDR2接口的FIFO工程设计,
对于主控核心单元、数据输入单元和数据缓存单元进行了单独的模块化分析,并
且对主要模块进行了功能仿真,归纳问题。接着通过使用chipscope软件平台进行
在线调试,分析问题并提出相关关键技术问题及解决方法。
通过本系统模块的开发和调试,实现了一种FIFO特性的存储介质接口装置,
便捷了对复杂时序接口的大容量、高速存储介质的应用。
2017-09-19
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人