自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(6)
  • 资源 (2)
  • 收藏
  • 关注

原创 Allegro光绘文件导出设置及步骤

把自己的设计总结分享给大家,不清楚如何导Gerber文件,可以往下看,给大家做参考,同时给出了自己的层叠模板文件放在末尾,大家可以下载并尝试导入我的叠层配置,作为新建pcb导入的模板文件,不用每次都重新配置。(我的各个层叠显示的配色还是很nice的)

2021-12-28 16:33:16 10980 3

原创 cadence-ALLEGRO异形焊盘封装制作及解决个别报错问题

通过allegro制作异形焊盘,以英飞凌的MOS封装PG-HSOF-8为例。解决报错问题:pad stack origin outside all pads

2021-12-25 15:10:45 5666 6

原创 电击手表设计#开源#

电击手表的设计(已开源原理图,PCB,源码,3D模型)

2021-12-19 14:31:23 1836 3

原创 PCB线宽过流能力估算

PCB走线宽度过流能力计算,与电路专家工具对比结果

2021-12-18 00:17:44 6608 4

原创 Cyclone V SoC FPGA学习之路第二章:硬件篇

Cyclone V SoC FPGA学习之路第二章:硬件篇(内部资源)前言上一章了解了《cycloneV device datasheet》,其中数据手册里重点介绍了电源要求,时序参数性能等。下面是本人针对芯片内部资源做了总结。关键词:power-on reset PORIOE io单元on-chip termination – OCTHigh Speed Transceiver Logic -=-HSTL(DDR)Stub Series Termination Logic

2020-11-22 11:32:15 4654 6

原创 Cyclone V SoC FPGA学习之路第一章:综述

Cyclone V SoC FPGA学习之路第一章:总体了解关键词:adaptive logic modules – ALM 自适应逻辑模块logic array block --LAB 逻辑阵列块memory LAB --MLAB 记忆逻辑阵列块一、产品特性(本身特性,及封装,命名,IO内部迁移)CycloneV系列采用台积电的28nm低功耗工艺进行开发,内部集成了丰富的硬IP核及DSP,该系列总功耗与前几代相比降低了40%。该系列包括6种型号:只含有逻辑的E型号、614Mbps到3.1

2020-11-13 15:07:32 5320 4

电击功能的手表项目-mogu小宋.zip

带电击功能的手表设计,实现功能:电击(可调节等级强度),时间显示,计步功能等; 资源内容包括本人设计的原理图,PCB,3D模型,演示视频等文件。

2021-12-19

Multisim中仿真双向可控硅.doc

按照图示器件设计可在Multisim中进行双向可控硅仿真测试。 有人说在Multisim中双向可控硅仿真不出效果,原因是在选择器件时没要注意到在 只是一个简单的操作步骤,multisim中选取合适的可控硅,可能是大家选的型号不对。在选择器件时不要选择废弃器件就可以了

2020-04-24

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除