- 博客(0)
- 资源 (30)
- 收藏
- 关注
PCI知识背景知识&PCIE2;.0协议&8B10B;编码理论
文档是关于PCIE的所有全部资料,含有PCIE的北京介绍的资料,PCIE2.0协议描述资料,以及关于PCIE的8B10B编码理论。
2012-12-06
FPGA USB如何实现 在FPGA上实现USB应用
USB的构成 USB协议概述 USB电缆
USB集线器 USB设备 USB是一个轮询总线
USB传输速率 管道
USB分层结构
2009-08-27
VERILOG CPUs设计架构
除了寄存器AC外,我们还需要以下几个寄存器:
地址寄存器 A[5:0], 保存6位地址。
程序计数器 PC[5:0],保存下一条指令的地址。
数据寄存器 D[7:0],接受指令和存储器来的数据。
指令寄存器 IR[1:0],存储指令操作码。
地址端口数据A[5:0]是从地址寄存器中读出的,所以取指第一个执行的状态是
Fetch1: AR<—PC
接下来cpu发出read信号,并把数据从存储器M中读入数据寄存器DR中。同时pc加一。
Fetch2: DR<—M,PC<—PC+1
接下来把DR[7:6]送IR,把DR[5:0]送AR
2009-08-21
Debussy软件教程.pdf
Debussy支持的波形格式是fsdb,是Fast Signal Database的简写。Debussy也可以读取vcd文件, 在它读入vcd文件时,先自动把vcd文件转换成fsdb 文件,然后再读入debussy。
Debussy提供的新的波形文件格式FSDB相比于VCD格式,压缩量大,加载速度快。
Debussy提供了PLI(for Verilog)和FLI(for VHDL)接口,我们可以在仿真时直接导出FSDB文件。Debussy也提供了用于转换VCD文件为FSDB文件的程序(vfast)。当用nWave导入VCD文件时,自动调用vfast转换成FSDB文件。
nWave可以单独启动用来查看波形。作为一个波形查看工具
2009-08-13
同步状态机的原理、结构和设计___(寇飞强).ppt
同步状态机的原理、结构和设计FSM用来解决一般时序逻辑电路问题,包括同步/异步时序逻辑
状态寄存器
当前状态(现态)寄存器
组合逻辑电路
三段式状态机
2009-08-13
FPGA学习方法.pdf
FPGA这个在中国还未成熟的行业,目前来说对于一个刚毕业的大学生来说这是一个就业的好方向,在技术领域它有较强的潜力,前景相当可观,如何快速进入这个行业,从这里找到答案?
2009-08-07
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人