自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(100)
  • 资源 (3)
  • 收藏
  • 关注

原创 使用ISE固化MCS文件不能识别Flash

2.01 使用ISE固化MCS文件不能识别Flash2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,使用ISE固化MCS文件不能识别Flash;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(Fie

2021-01-11 22:13:47 1050

原创 FPGA控制AD芯片采样率失败

2.01 FPGA控制AD芯片采样率失败2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,FPGA控制AD芯片采样率失败;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(Field Programma

2021-01-11 22:12:40 622

原创 Vivado识别Flash型号失败

2.01 Vivado识别Flash型号失败2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,Vivado识别Flash型号失败;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(Field Progr

2021-01-11 22:11:56 2687

原创 Verilog HDL 使用$random产生随机数据(方法2)

2.01 Verilog HDL 使用$random产生随机数据(方法2)2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,Verilog HDL 使用$random产生随机数据(方法2);第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”

2021-01-10 23:55:26 1044

原创 Verilog HDL 使用$random产生随机数据(方法1)

2.01 Verilog HDL 使用$random产生随机数据(方法1)2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,Verilog HDL 使用$random产生随机数据(方法1);第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”

2021-01-10 23:54:41 1132

原创 Verilog HDL 使用$finish停止仿真

2.01 Verilog HDL 使用$finish停止仿真2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,Verilog HDL 使用$finish停止仿真;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介

2021-01-10 23:54:02 1865

原创 Verilog HDL 使用$stop停止仿真

2.01 Verilog HDL 使用$stop停止仿真2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,Verilog HDL 使用$stop停止仿真;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA

2021-01-10 23:53:13 3136

原创 Verilog HDL reg初始化(方法3)

2.01 Verilog HDL reg初始化(方法3)2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,Verilog HDL reg初始化(方法3);第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA

2021-01-10 23:52:27 1241

原创 Verilog HDL reg初始化(方法2)

2.01 Verilog HDL reg初始化(方法2)2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,Verilog HDL reg初始化(方法2);第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA

2021-01-10 23:51:42 457

原创 Verilog HDL reg初始化(方法1)

2.01 Verilog HDL reg初始化(方法1)2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,Verilog HDL reg初始化(方法1);第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA

2021-01-10 23:50:59 1565

原创 FPGA异步复位同步释放verilog HDL实例

2.01 FPGA异步复位同步释放verilog HDL实例2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,FPGA异步复位同步释放verilog HDL实例;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介

2021-01-07 22:19:52 297 1

原创 FPGA异步复位verilog HDL实例

01 FPGA控制普通IO输出高低电平失败1)遇到问题描述FPGA控制两个普通IO管脚,一个输出为高,一个输出为低;结果这两个IO管脚输出与预期不符,一个拉不高,一个拉不低。2)遇到问题解决直接把这两个异常管脚输出全为高或者低,且连接到两个LED灯上,便于调试;如果灯可以控制,说明FPGA就可以正常控制IO输出;验证结果为IO可控,但是之前一直控制失败是因为控制IO输出模块的系统时钟无效,也就是说系统时钟一直为0,导致内部IO控制失败。3)经验总结1、合理的设计FPGA时钟。2、

2021-01-07 22:18:48 309

原创 FPGA同步复位verilog HDL实例

2021年1月4日星期一18 使用Vivado生成MCS文件1)使用Vivado固化MCS文件流程生成比特流文件。假设生成的比特文件名字是 top.bit。2、 Bit转换为MCS文件。选择工具栏的“Tools"—>"Generate Memory Configuration File"。Format:MCS; memory Part:选择Flash型号; MB:根据需要设置(128); Filename:选择top.mcs; interface:SMAPx16(一般选择..

2021-01-07 22:17:04 213

原创 使用QuartusII固化pof文件

2.01 使用QuartusII固化pof文件2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,使用QuartusII固化pof文件;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(Field Pro

2021-01-07 22:15:10 1560

原创 使用Vivado固化MCS文件流程

2.01 使用Vivado固化MCS文件流程2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,使用Vivado固化MCS文件流程;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(Field Progr

2021-01-07 22:13:17 1249

原创 FPGA双沿采样verilog HDL实例

2.01 FPGA双沿采样verilog HDL实例2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,FPGA双沿采样verilog HDL实例;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(Fie

2021-01-06 23:46:38 671

原创 FPGA下升沿采样verilog HDL实例

2.01 FPGA下升沿采样verilog HDL实例2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,FPGA下升沿采样verilog HDL实例;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(F

2021-01-06 23:45:52 279 1

原创 FPGA上升沿采样verilog HDL实例

2.01 FPGA上升沿采样verilog HDL实例2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,FPGA上升沿采样verilog HDL实例;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(F

2021-01-06 23:45:06 497

原创 使用always块产生时钟激励verilog HDL实例

2.01 使用always块产生时钟激励verilog HDL实例2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,使用always块产生时钟激励verilog HDL实例;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FP

2021-01-06 23:43:12 1308

原创 使用forever块产生时钟激励verilog HDL实例

2.01 使用forever块产生时钟激励verilog HDL实例2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,使用forever块产生时钟激励verilog HDL实例;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3

2021-01-06 23:42:27 2017

原创 复位测试激励verilog HDL实例(写法3)

FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。FPGA设计不是简单的芯片研究,主要是利用 FPGA 的模式进行其他行业产品的设计。与 ASIC 不同,FPGA在通信行业的应用比较广泛。

2021-01-06 23:41:20 265

原创 复位测试激励verilog HDL实例(写法2)

2.01 复位测试激励verilog HDL实例(写法2)2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,复位测试激励verilog HDL实例(写法2);第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FP

2021-01-06 23:39:06 201

原创 复位测试激励verilog HDL实例(写法1)

2.01 复位测试激励verilog HDL实例(写法1)2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,复位测试激励verilog HDL实例(写法1);第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FP

2021-01-06 23:37:56 388

原创 时钟测试激励verilog HDL实例(写法2)

2.01 时钟测试激励verilog HDL实例(写法2)2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,时钟测试激励verilog HDL实例(写法2);第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FP

2021-01-06 23:36:37 576

原创 时钟测试激励verilog HDL实例(写法1)

2.01 时钟测试激励verilog HDL实例(写法1)2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,时钟测试激励verilog HDL实例(写法1);第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FP

2021-01-06 23:35:31 1252

原创 ZYNQ FPGA GPIO简介

01 FPGA控制普通IO输出高低电平失败1)遇到问题描述FPGA控制两个普通IO管脚,一个输出为高,一个输出为低;结果这两个IO管脚输出与预期不符,一个拉不高,一个拉不低。2)遇到问题解决直接把这两个异常管脚输出全为高或者低,且连接到两个LED灯上,便于调试;如果灯可以控制,说明FPGA就可以正常控制IO输出;验证结果为IO可控,但是之前一直控制失败是因为控制IO输出模块的系统时钟无效,也就是说系统时钟一直为0,导致内部IO控制失败。3)经验总结1、合理的设计FPGA时钟。2、

2021-01-02 00:14:22 734

原创 SMI接口介绍

2.01 SMI接口介绍2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,SMI接口介绍;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(Field Programmable Gate Array)是

2021-01-02 00:14:00 1302

原创 Verilog HDL循环语句简介

2.01 Verilog HDL循环语句简介2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,Verilog HDL循环语句简介;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(Field Progr

2021-01-02 00:13:38 520

原创 FPGA二段式verilog代码实例

2.01 FPGA二段式verilog代码实例2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,FPGA二段式verilog代码实例;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(Field Pro

2021-01-02 00:13:16 214

原创 使用Vivado软件下载bit文件不能识别器件

2.01 使用Vivado软件下载bit文件不能识别器件2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,使用Vivado软件下载bit文件不能识别器件;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA

2021-01-02 00:12:57 880

原创 使用MMCM IP核输出32.768时钟频率

2.01 使用MMCM IP核输出32.768时钟频率2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,使用MMCM IP核输出32.768时钟频率;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(F

2021-01-02 00:12:32 533 1

原创 除法器 IP核接口简介

2.01 除法器 IP核接口简介2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,除法器 IP核接口简介;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(Field Programmable Gate

2021-01-02 00:12:06 757

原创 乘法器 IP核接口简介

2.01 乘法器 IP核接口简介2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,乘法器 IP核接口简介;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(Field Programmable Gate

2021-01-02 00:11:34 1201

原创 加法器 IP核接口简介

2.01 加法器 IP核接口简介2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,加法器 IP核接口简介;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(Field Programmable Gate

2021-01-02 00:11:13 1045

原创 FPGA三段式verilog代码实例

2.01 FPGA三段式verilog代码实例2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,FPGA三段式verilog代码实例;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(Field Pro

2021-01-02 00:10:45 347

原创 vivado添加约束源文件

2.01 vivado添加约束源文件2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,vivado添加约束源文件;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(Field Programmable

2021-01-01 00:16:42 1747 1

原创 vivado添加仿真源文件

2.01 vivado添加仿真源文件2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,vivado添加仿真源文件;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(Field Programmable

2021-01-01 00:16:22 1486

原创 rom ip核接口介绍

2.01 rom ip核接口介绍2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,rom ip核接口介绍;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(Field Programmable Gate

2021-01-01 00:15:53 523

原创 shift register ip核接口介绍

2.01 shift register ip核接口介绍2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,shift register ip核接口介绍;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(F

2021-01-01 00:15:30 1228

原创 计数器IP核接口介绍

2.01 计数器IP核接口介绍2.1.1 本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,计数器IP核接口介绍;第五,结束语;2.1.2 本节引言给FPGA一个支点,它可以撬动整个数字逻辑。““给我一根杠杆我就能撬动地球”是古希腊数学家、物理学家阿基米德说的,这句话是阿基米德的经典语录,这句话还被翻译为“给我一个支点,我就能撬起整个地球”,用了夸张的方式来说明杠杆原理。”2.1.3 FPGA简介FPGA(Field Programmable Gate A

2021-01-01 00:14:58 206

systemverilog读写文件测试代码

使用systemverilog进行读写文件操作,实现读文件数据和写文件数据。

2018-11-02

FPGA固化流程

使用vivado工具生成mcs文件,把生成的mcs文件固化到flash中,然后重新上电,不需要烧写bit文件

2018-11-02

lzw算法实例讲解

lzw算法可以用于数据压缩以及文本压缩,效率很高。

2015-06-11

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除