自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(0)
  • 资源 (4)
  • 问答 (1)
  • 收藏
  • 关注

空空如也

UE Verilog语法高亮

包含UEdit Verilog 语法高亮脚本,直接复制到安装目录的Wordfile中即可。 verilog2001.uew SystemVerilog.uew Verilog2001_SystemVerilog.uew

2020-02-18

keystone.rar TI官方DSP设计库函数 包含EMIF ,DMA,UART , IIC , SPI,TIMER等外设驱动IP

该函数库适用于TI keystone架构DSP芯片外设开发,包含各个外设开发说明文档。 ─AIF2_LTE_FDD │ ├─.launches │ └─src ├─AIF2_LTE_TDD │ ├─.launches │ └─src ├─AIF2_WCDMA │ ├─.launches │ └─src ├─common ├─docs │ ├─0_芯片文档 │ ├─1_user guide │ └─5_SYSBIOS ├─EMIF │ ├─.launches │ ├─.settings │ ├─Debug │ │ └─src │ │ └─FLASH │ └─src │ └─FLASH ├─GE │ ├─.launches │ └─src ├─GPIO │ ├─.launches │ ├─.settings │ ├─Debug │ │ └─src │ └─src ├─HyperLink │ ├─.launches │ └─src ├─I2C │ ├─.settings │ └─src ├─keystone │ ├─AIF2_LTE_FDD │ │ ├─.launches │ │ └─src │ ├─AIF2_LTE_TDD │ │ ├─.launches │ │ └─src │ ├─AIF2_WCDMA │ │ ├─.launches │ │ └─src │ ├─common │ ├─docs │ │ ├─0_芯片文档 │ │ ├─1_user guide │ │ └─5_SYSBIOS │ ├─EMIF │ │ ├─.launches │ │ └─src │ │ └─FLASH │ ├─GE │ │ ├─.launches │ │ └─src │ ├─GPIO │ │ ├─.launches │ │ ├─.settings │ │ ├─Debug │ │ │ └─src │ │ └─src │ ├─HyperLink │ │ ├─.launches │ │ └─src │ ├─I2C │ │ ├─.settings │ │ └─src │ ├─Memory_Performance │ │ ├─.launches │ │ └─src │ ├─Memory_Test │ │ ├─.launches │ │ └─src │ ├─Multicore_Navigator │ │ ├─.launches │ │ ├─Debug │ │ │ └─src │ │ └─src │ ├─PCIE │ │ ├─.launches │ │ └─src │ ├─Robust │ │ ├─.launches │ │ └─src │ ├─SPI │ │ ├─.launches │ │ └─src │ ├─SRIO │ │ ├─.launches │ │ └─src │ ├─Timer │ │ ├─.launches │ │ └─src │ └─UART │ ├─.launches │ └─src ├─Memory_Performance │ ├─.launches │ └─src ├─Memory_Test │ ├─.launches │ └─src ├─Multicore_Navigator │ ├─.launches │ ├─Debug │ │ └─src │ └─src ├─PCIE │ ├─.launches │ └─src ├─Robust │ ├─.launches │ └─src ├─SPI │ ├─.launches │ └─src ├─SRIO │ ├─.launches │ └─src ├─Timer │ ├─.launches │ └─src └─UART ├─.launches └─src

2020-02-18

一个带有uart,PWM调制的FPGA NIOS II检测系统

这是一个完整的系统程序,包括硬件,软件。硬件中有NIOS软核,存储器,uart传输等硬件模块。软件包括各模块的驱动程序,和系统的控制程序。可根据例程熟悉FPGA的软硬件协调操作。

2017-03-13

NIOS II自定义IP核模块

NIOS II自定义IP核模块,颗通过简单的例子熟悉NIOS II软核的自定义方法

2017-03-13

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除