自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+

许老师的专栏

--共勉

  • 博客(2)
  • 资源 (1)
  • 收藏
  • 关注

翻译 《状态机设计》译文

状态机设计简介状态机的设计被广泛地用于时序控制逻辑中,它是许多数字系统的核心。状态机可以应付众多应用场合的需求,覆盖宽范围的性能和复杂度;例如微处理器与VLSI外围接口的低级别控制,常规微处理器中的总线裁决和时序产生,定制的位片微处理器,数据加密和解密,传输协议等。通常在设计周期中,控制逻辑的细节安排在最后处理,因为系统需求的改变和特征的增强会对其造成影响。对于控制逻辑设计,可编程逻辑

2006-07-05 20:06:00 4300 1

翻译 《有效测试平台的编写》译文

有效测试平台的编写摘要本应用笔记主要是针对那些初次接触硬件描述语言(HDL)验证流程,对测试平台编写没有足够经验的逻辑设计者。测试平台(Testbench)是用来验证硬件描述语言(HDL)设计工作的主要手段。这篇应用性的文字为布置和构建有效测试平台的工作提供了指导。它还为开发任意设计的自测试平台提供了算法。这篇应用性文章包含的所有设计文件可以在以下FTP站点上获得:PC:ftp

2006-06-08 08:19:00 4393

复杂数字电路与系统Verilog_夏宇闻

复杂数字电路与系统Verilog_夏宇闻

2009-10-16

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除