- 博客(3)
- 资源 (10)
- 收藏
- 关注
转载 提高FMAX的时序优化方法
转载请注明出处:http://blog.csdn.net/kevin_hee/article/details/78087600 一、FMAX介绍FMAX代表了设计中一个时钟从源寄存器到目的寄存器所能跑的最高速率,它的大小受两个寄存器间最大的走线延迟决定。以Altera Quartus16.1为例,在时序分析完成后,打开Fmax报告: Compilation Report/...
2019-01-17 14:18:17 907
转载 [FPGA]如何使用SignalTap观察wire与reg值
转自http://www.cnblogs.com/airbird/p/FPGA_SignalTap_reg_wire.html0. 简介 在FPGA程序调试时,我们除了仿真还经常的会用到SignalTap进行板级调试,其可以真实有效的反应某些变量的变化,方便我们理解内在跳转,方便Debug的运行。SignalTap需要制定时钟,根据需求进行选择,其采样遵循奈奎斯特因采样定律。 我们...
2019-01-17 14:11:47 548
转载 Nios II 软核性能基准
转自:https://www.cnblogs.com/yuphone/archive/2010/05/26/1744730.html表1 Nios II处理器系统的最大时钟频率(tMAX)(MHz) 表2 Nios II处理器系统的MIPS(每秒钟一百万个指令) 表3 在不同设备家族上的Nios II处理器系统的MIPS/MHz比 表4 Nios II处...
2019-01-17 14:09:00 722
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人